Hardware based scalable path computation engine for multilayer traffic engineering in GMPLS networks

Shimizu Sho, Kihara Taku, Arakawa Yutaka, Yamanaka Naoaki, Shiba Kosuke

研究成果: 会議への寄与タイプ学会誌査読

抄録

A parallel data-flow hardware based path computation engine that makes multilayer traffic engineering more scalable is proposed. The engine achieves 100 times faster than conventional path computation scheme.

本文言語英語
DOI
出版ステータス出版済み - 2008
外部発表はい
イベント2008 34th European Conference on Optical Communication, ECOC 2008 - Brussels, ベルギー
継続期間: 9月 21 20089月 25 2008

その他

その他2008 34th European Conference on Optical Communication, ECOC 2008
国/地域ベルギー
CityBrussels
Period9/21/089/25/08

!!!All Science Journal Classification (ASJC) codes

  • 電子工学および電気工学
  • 電子材料、光学材料、および磁性材料

フィンガープリント

「Hardware based scalable path computation engine for multilayer traffic engineering in GMPLS networks」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

引用スタイル